Artikel-ID: 000086527 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 15.03.2019

Warum kann ich DDR3 nach der Designmigration nicht als Speicherbereich im Nios II BSP-Editor finden?

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • Intel® Nios® II Embedded Design Suite (EDS)
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Bei der Migration des Designs von Quartus II 14.1 und darunter auf Quartus Prime 17.0 wird DDR3 in Nios II BSP Editor Linker-Regionen nicht mehr als Speicherbereich erkannt.

     

    Lösung

    Entfernen Sie nach der Migration des Designs die DDR3 IP aus dem Qsys-Design und fügen Sie sie erneut hinzu. Nach der Generierung von Qsys-Dateien kann die DDR3 im Nios II EDS BSP-Editor als Speicherbereich erkannt werden.

     

    Dieses Problem wird in einer zukünftigen Quartus Prime Version behoben

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® programmierbare Geräte

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.