Artikel-ID: 000086454 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 05.06.2017

Welche Modifikationen sind erforderlich, um das QSPI-Gerät MT25QU02GCBB8E12-0SIT in u-boot-socfpga zu verwenden?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Um die Unterstützung für das MT25QU02GCBB8E12-0SIT QSPI-Gerät in u-boot-socfpga für Arria 10 im SoC EDS 17.0 hinzuzufügen, führen Sie die folgenden Änderungen an uboot-socfpga/drivers/mtd/spi/sf_params.c durch.

     

     

    Lösung

    Bearbeiten Sie die Datei uboot-socfpga/drivers/mtd/spi/sf_params.c in einem Texteditor und fügen Sie das Gerät hinzu (Zusatz wird fettgedruckt angezeigt):

    #ifdef CONFIG_SPI_FLASH_STMICRO /* STMICRO*/

    {"M25P10", 0x202011, 0x0, 32 * 1024, 4, 0, 0},

    {"M25P20", 0x202012, 0x0, 64 * 1024, 4, 0, 0},

    {"M25P40", 0x202013, 0x0, 64 * 1024, 8, 0, 0},

    {"M25P80", 0x202014, 0x0, 64 * 1024, 16, 0, 0},

    {"M25P16", 0x202015, 0x0, 64 * 1024, 32, 0, 0},

    {"M25PE16", 0x208015, 0x1000, 64 * 1024, 32, 0, 0},

    {"M25PX16", 0x207115, 0x1000, 64 * 1024, 32, RD_EXTN, 0},

    {"M25P32", 0x202016, 0x0, 64 * 1024, 64, 0, 0},

    {"M25P64", 0x202017, 0x0, 64 * 1024, 128, 0, 0},

    {"M25P128", 0x202018, 0x0, 256 * 1024, 64, 0, 0},

    {"M25PX64", 0x207117, 0x0, 64 * 1024, 128, 0, SECT_4K},

    {"N25Q32", 0x20ba16, 0x0, 64 * 1024, 64, RD_FULL, WR_QPP | SECT_4K},

    {"N25Q32A", 0x20bb16, 0x0, 64 * 1024, 64, RD_FULL, WR_QPP | SECT_4K},

    {"N25Q64", 0x20ba17, 0x0, 64 * 1024, 128, RD_FULL, WR_QPP | SECT_4K},

    {"N25Q64A", 0x20bb17, 0x0, 64 * 1024, 128, RD_FULL, WR_QPP | SECT_4K},

    {"N25Q128", 0x20ba18, 0x0, 64 * 1024, 256, RD_FULL, WR_QPP},

    {"N25Q128A", 0x20bb18, 0x0, 64 * 1024, 256, RD_FULL, WR_QPP},

    {"N25Q256", 0x20ba19, 0x0, 64 * 1024, 512, RD_FULL, WR_QPP | SECT_4K},

    {"N25Q256A", 0x20bb19, 0x0, 64 * 1024, 512, RD_FULL, WR_QPP | SECT_4K},

    {"N25Q512", 0x20ba20, 0x0, 64 * 1024, 1024, RD_FULL, WR_QPP | E_FSR | SECT_4K},

    {"N25Q512A", 0x20bb20, 0x0, 64 * 1024, 1024, RD_FULL, WR_QPP | E_FSR | SECT_4K},

    {"N25Q1024", 0x20ba21, 0x0, 64 * 1024, 2048, RD_FULL, WR_QPP | E_FSR | SECT_4K},

    {"N25Q1024A", 0x20bb21, 0x0, 64 * 1024, 2048, RD_FULL, WR_QPP | E_FSR | SECT_4K},

          {"MT25QU02GC", 0x20bb22, 0x1044, 64 * 1024, 4096, RD_FULL, WR_QPP | E_FSR | SECT_4K},

    #endif

    Diese Verbesserung wird in einer zukünftigen Version von uboot-socfpga enthalten sein.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 2 Produkte

    Konfigurationskomponenten für Intel® FPGAs
    Intel® Arria® 10 GT SoC-FPGA

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.