Artikel-ID: 000086390 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 26.07.2018

Warum kann ich Intel FPGA Avalon I2C (Master) Core keine ACK- und NACK-Signale finden?

Umgebung

  • Intel® Nios® II Prozessor
  • Avalon I2C (Master) Intel® FPGA IP
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Im I2C-Standardprotokoll müssen alle ACK- und NOT-Signale (NACK)-Signale zwischen Master und Slave gesendet werden. Diese Signale finden sich jedoch nicht in Intel FPGA I2C (Master) Core.

    Lösung

    ACK und NACK werden vom Controller selbst übernommen, der Entwickler sollte auf diese Signale nicht achten. Im Falle eines Master-Write-to-Slaves können Sie sich auf NACK_DET Interrupt in Tabelle 94 Seite 123 beziehen:

    /content/dam/altera-www/global/en_US/pdfs/literature/ug/ug_embedded_ip.pdf

     

    In zukünftigen Versionen werden dem Embedded Peripherals IP Benutzerhandbuch aktualisierte Informationen hinzugefügt.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® programmierbare Geräte

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.