Artikel-ID: 000086222 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 11.09.2012

Warum reagiert ALTPLL_RECONFIG Megafunktion nicht auf meine Befehlseingangssignale, was zum Ausfall der PLL-Neukonfiguration führt?

Umgebung

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Die PLL-Neukonfiguration schlägt fehl, wenn Ihre Parameteranweisungssignale von ALTPLL_RECONFIG Scanclk getaktet werden, um die PLL-Neukonfiguration zu starten. Die ALTPLL_RECONFIG-Megafunktion ist an jedem ansteigenden Rand des Eingangstakts gesteckt.  Der ALTPLL_RECONFIG generiert Scanclk mit der gleichen Frequenz wie der Eingabetakt, aber es gibt eine verzögerung zwischen dem Eingabe-Takt und scanclk. Wenn Sie die Parameteranweisungssignale mit scanclk getaktet haben, hätten diese Signale möglicherweise den ersten ansteigenden Rand des Eingangstakts übersehen und müssen bis zum nächsten ansteigenden Rand warten, um zu Riegeln zu gelangen. Wenn das Parametereingabesignal nicht lange genug ist, um bis zum nächsten ansteigenden Rand zu riegeln, kann die ALTPLL_RECONFIG-Megafunktion diese Anweisungen nicht erkennen und zum PLL-Neukonfigurationsfehler führen. Um diesen Fehler zu vermeiden, können Sie alle Parameteranweisungssignale mit dem ALTPLL_RECONFIG Eingangstakt takten, sodass dieses Signal am ersten ansteigenden Rand des Eingangstakts blockiert wird.

Weitere Informationen siehe Phase-Lock-Loop-Neukonfiguration (ALTPLL_RECONFIG) Megafunktion (PDF).

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

เอฟพีจีเอ Arria® II GX

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.