Artikel-ID: 000086148 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 06.03.2023

Warum schlägt die PHY Lite für parallele Schnittstellen Intel Agilex® 7 FPGA IP in der Hardware fehl, wenn die VCO um 1066 MHz läuft (mit Schnittstellenfrequenz um 266/533/1066 MHz)?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Intel® Quartus® Prime Pro Edition Software Version 21.2 und früher können Sie einen Datenrutsch auf dem Ausgabepfad von bis zu 800 Zyklen sehen, wenn die PHY Lite für parallele Schnittstellen Intel Agilex® 7 FPGA IP-VCO-Frequenz bei 1066 MHz liegt (d. h. Schnittstellenfrequenz um 266 MHz, 533 MHz oder 1066 MHz). Dieses Problem betrifft nur Intel Agilex® 7 FPGA Geräte und ist PVT-abhängig, was selbst nach erfolgreichen Hardwaretests auftreten kann.

     

    Auflösung

    Zur Behebung dieses Problems wird ein Patch in der Intel® Quartus® Prime Pro Edition Software Version 21.2 erstellt.

    Dieses Problem wird ab der Intel® Quartus® Prime Pro Edition Software Version 21.3 behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Agilex™ 7 FPGAs und SoC-FPGAs

    Disclaimer/Rechtliche Hinweise

    1

    Alle Posts und die Nutzung der Inhalte auf dieser Website unterliegen den Intel.com Nutzungsbedingungen.

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.