Artikel-ID: 000086148 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 14.08.2023

Warum schlägt der PHY Lite für parallele Schnittstellen Intel FPGA IPfail in der Hardware, wenn der VCO um 1066 MHz läuft (mit Schnittstellenfrequenz um 266/533/1066MHz)?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Intel® Quartus® Prime Pro Edition Software Version 21.2 und früher kann es zu einem Datenverlust auf dem Ausgabepfad von bis zu 800 Zyklen kommen, wenn die Frequenz des PHY Lite für parallele Schnittstellen Intel FPGA IP VCO bei etwa 1066 MHz liegt (d. h. die Schnittstellenfrequenz bei 266 MHz, 533 MHz oder 1066 MHz). Dieses Problem betrifft nur Intel Agilex® 7 FPGA Geräte und ist PVT-abhängig, was auch nach erfolgreichen Hardwaretests auftreten kann.

    Lösung

    Ein Patch wird erstellt, um dieses Problem in der Intel® Quartus® Prime Pro Edition Software Version 21.2 zu beheben

    Dieses Problem wurde ab der Intel® Quartus® Prime Pro Edition Software Version 21.3 behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Agilex™ FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.