Artikel-ID: 000086026 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 27.07.2012

Der Design Assistant generiert falsche Warnungen für Arria V-Designs, die 10GBASE-R PHY v12.0-Megafunktionen umfassen.

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    Für Designs, die auf die Arria V-Gerätereihe ausgerichtet sind und die eine 10GBASE-R PHY v12.0 Megafunktion enthalten, wenn Sie das Design ausführen Assistent nach Ablauf der Installation, der Design-Assistent generiert Folgendes vier kritische Warnungen:

    • Critical Warning (332012): Synopsys Design Constraints File file not found
    • Critical Warning (308019): (Critical) Rule C101: Gated clock should be implemented according to the Altera standard scheme
    • Critical Warning (308060): (High) Rule D101: Data bits are not synchronized when transferred between asynchronous clock domains
    • Critical Warning (308067): (High) Rule D103: Data bits are not correctly synchronized when transferred between asynchronous clock domains

    Diese Warnungen beziehen sich auf die Zeitablaufsanalyse, die der Quartus II SoftwareVersion 12.0 unterstützt Arria V-Geräte nicht.

    Lösung

    Bei Kompilierungs- und Funktionssimulationen können Sie sicher sein ignorieren Sie diese Warnungen.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Arria® V FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.