Kritisches Problem
Dieses Problem betrifft DDR2 und DDR3, LPDDR2, QDR II und RLDRAM II Produkte.
Die folgenden Warnmeldungen werden möglicherweise im TimeQuest angezeigt Timing Analyzer nach Ausführung des Report DDR Befehls.
Auf Arria V-Geräten mit DDR2, DDR3, LPDDR2, QDR II, oder RLDRAM II-Schnittstellen:
Timing analysis was performed on core <
Corename>
using Quartus II v12.0 with a preliminary timing model and constraints.
You must regenerate this IP in a future version of Quartus II to
update the timing constraints to match the timing model.
Auf Arria V-Geräten mit LPDDR2, QDR II oder RLDRAM II Schnittstellen:
Core: <
Corename>
was generated using Quartus II v12.0 for Arria V. POF generation
is not supported for this core in this release of Quartus II. You
must regenerate this IP in a future version of Quartus II to obtain POF
support..
Auf Cyclone V-Geräten mit DDR2-, DDR3- oder LPDDR2-Schnittstellen:
Core: <
Corename>
was generated using Quartus II v12.0 for Cyclone V. POF generation
is not supported for this core in this release of Quartus II. You
must regenerate this IP in a future version of Quartus II to obtain POF
support.
Timing analysis was not performed on core <
Corename
>
because the Quartus II v12.0 software contains preliminary timing
models for Cyclone V devices. You must regenerate this IP in a future
version of Quartus II to update the timing model and constraints.
Auf Stratix V-Geräten mit DDR2, DDR3, QDR II oder RLDRAM II Schnittstellen:
Timing analysis was performed on core <
Corename>
using Quartus II v12.0 with a preliminary timing model and constraints.
You must regenerate this IP in a future version of Quartus II to
update the timing constraints to match the timing model.
Die Problemumgehung für dieses Problem besteht darin, es nicht zu verwenden afi_half_clk
.
Dieses Problem wird nicht behoben.