Artikel-ID: 000085771 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 20.12.2012

Transceiver-Neukonfigurationscontroller IP-Core schlägt min Pulsbreite auf av_reconfig_pma_testbus_clk Signal fehl

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung Dies ist ein bekanntes Problem und wird in der zukünftigen Quartus® II Version behoben.
    Lösung

    Erstellen Sie mit dieser Einschränkung eine externe SDC-Beschränkung und Quartus II-Projekt neu kompilieren:

    create_generated_clock -Name {av_reconfig_pma_testbus_clk}
    -source [get_pins -compatibility_mode {*|basic|a5|reg_init[0]|clk}]
    -divide_by 2 [get_registers {*av_xcvr_reconfig_basic:a5|*alt_xcvr_arbiter:pif*|*grant*}]

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    เอฟพีจีเอ Cyclone® V GT

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.