Artikel-ID: 000085683 Inhaltstyp: Produktinformationen und Dokumente Letzte Überprüfung: 05.12.2016

Wie verwende ich die ALTLVDS_RX-Megafunktion mit 12-Bit- oder 14-Bit-ADC-Geräten?

Umgebung

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Die ALTLVDS_RX-Megafunktion unterstützt De-Serialisierungsfaktoren von bis zu 10 für dedizierte SERDES.  Es ist möglich, eine Verbindung mit einem 12-Bit-Gerät herzustellen, indem Sie den Deserialisierungsfaktor als x6 einstellen und das 12-Bit-Wort rekonstruieren, indem zwei 6-Bit-Worte auf der parallelen Schnittstelle verwendet werden.

Stellen Sie für ein 14-Bit-ADC-Gerät die ALTLVDS_RX-Megafunktion im x7-Modus ein und rekonstruieren Sie das 14-Bit-Wort mit zwei 7-Bit-Wörtern auf der parallelen Schnittstelle.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 22 Produkte

Cyclone® V SX SoC-FPGA
เอฟพีจีเอ Cyclone® V GT
เอฟพีจีเอ Stratix® V GX
เอฟพีจีเอ Cyclone® IV E
เอฟพีจีเอ Cyclone® IV GX
เอฟพีจีเอ Stratix® V GT
เอฟพีจีเอ Cyclone® V GX
เอฟพีจีเอ Stratix® V GS
เอฟพีจีเอ Arria® V GZ
Arria® V SX SoC-FPGA
Cyclone® V ST SoC-FPGA
Arria® V ST SoC-FPGA
เอฟพีจีเอ Arria® V GX
เอฟพีจีเอ Arria® V GT
เอฟพีจีเอ Stratix® IV GX
เอฟพีจีเอ Arria® II GZ
เอฟพีจีเอ Arria® II GX
เอฟพีจีเอ Stratix® IV GT
เอฟพีจีเอ Cyclone® V E
เอฟพีจีเอ Stratix® V E
เอฟพีจีเอ Stratix® IV E
Cyclone® V SE SoC-FPGA

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.