Artikel-ID: 000085675 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 28.11.2011

Falsche LVDS-Frequenzen in der Quartus II Kompilierung für die POS-PHY Level 4 MegaCore-Funktion

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    Für die meisten Datenraten die LVDS-Frequenzen, die die Quartus II Software meldet nach Kompilierung im Timequest Timing Analyzer im Taktbereich sind falsch. Obwohl für einige Datenraten (800 Mbit/s, 1000 Mbit/s, 1250 Mbit/s) die berechneten Frequenzen sind korrekt.

    Lösung

    Um dieses Problem zu umgehen, verwenden Sie nur die 800 Mbit/s, 1.000 Mbit/s oder 1.250 Mbit/s Datenraten.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Stratix® V FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.