Artikel-ID: 000085638 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 17.11.2011

IP-Compiler für PCI-Express-Endgerät im Deaktiviert-Zustand schließt das Senden endgültiger TS1 vor der Übertragung des elektrischen Leerlaufs nicht ab

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    Wenn ein Endgerät TS1s mit dem deaktivierten Bit empfängt, ist die Endpoint deaktiviert den Deaktivierungsstatus und sendet eine Sequenz von TS1s gefolgt von elektrischem Leerlauf. Allerdings, wenn der IP-Compiler für PCI Express-Endgerät überträgt elektrischen Leerlauf, verkürzt das endgültige TS1. Ein PCI-Express-Verbindungspartner könnte einen TS-Fehler (festgelegte Länge) verursachen. als Reaktion auf die verkürzte Sequenz.

    Dieses Problem betrifft alle IP-Compiler für PCI Express-Endgeräte Varianten mit harten IP-Implementierungen, die mit SOPC Builder generiert werden.

    Lösung

    Dieses Problem hat keine Problemumgehung.

    Dieses Problem wird in einer zukünftigen Version des IP-Compilers behoben für PCI-Express.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® programmierbare Geräte

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.