Die Arria 10-EMIF-IP global_reset_n Das Signal kann von einer Synchronquelle angetrieben werden.
Das global_reset_n Das Signal wird mit den Clock-Domains synchronisiert, um synchrone Reset-Signale innerhalb der harten EMIF-IP zu erzeugen. Jegliche Verletzungen des Entfernungs- und Wiederherstellungszeitablaufs im Zusammenhang mit Benutzersignalen, die die global_reset_nEingabe-Port zu Knoten innerhalb der EMIF-IP kann durchtrennt werden.
Hinzufügen einer set_false_path Einschränkung für Ihr Projekt mit dem folgenden Format:
set_false_path von zu *.
Eine Beispielbeschränkung ist:
set_false_path von clkrst|clkrst\|global_reset_n* zu packet:packet_i|packet_altera_emif_151*