Dieser Fehler kann während der Simulation von Altera PLL-Megafunktionen angezeigt werden, die in VHDL aus der Quartus® II Software Version 12.1 generiert wurden, wenn physische Ausgabetaktparameter in megaWiulatord™ aktiviert sind und ein Fractional Multiply Factor (k) angegeben wurde.
Um dieses Problem in der Quartus II Softwareversion 12.1 zu beheben, sollten Altera PLL-Megafunktionen in Verilog generiert werden, wenn eine manuelle Einstellung des Fractional Multiply Factor (k) erforderlich ist.
Dieses Problem wird voraussichtlich in einer zukünftigen Version der Quartus II Software behoben werden.