Artikel-ID: 000085348 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 15.01.2013

String-Literal gefunden, wo der Nicht-Array-Typ std.standard.integer erwartet wurde

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Dieser Fehler kann während der Simulation von Altera PLL-Megafunktionen angezeigt werden, die in VHDL aus der Quartus® II Software Version 12.1 generiert wurden, wenn physische Ausgabetaktparameter in megaWiulatord™ aktiviert sind und ein Fractional Multiply Factor (k) angegeben wurde.

     

     

    Lösung

    Um dieses Problem in der Quartus II Softwareversion 12.1 zu beheben, sollten Altera PLL-Megafunktionen in Verilog generiert werden, wenn eine manuelle Einstellung des Fractional Multiply Factor (k) erforderlich ist.

    Dieses Problem wird voraussichtlich in einer zukünftigen Version der Quartus II Software behoben werden.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 15 Produkte

    Cyclone® V SX SoC-FPGA
    เอฟพีจีเอ Cyclone® V GT
    เอฟพีจีเอ Stratix® V GX
    เอฟพีจีเอ Stratix® V GT
    เอฟพีจีเอ Cyclone® V GX
    เอฟพีจีเอ Stratix® V GS
    เอฟพีจีเอ Arria® V GZ
    Arria® V SX SoC-FPGA
    Cyclone® V ST SoC-FPGA
    Arria® V ST SoC-FPGA
    เอฟพีจีเอ Arria® V GX
    เอฟพีจีเอ Arria® V GT
    เอฟพีจีเอ Cyclone® V E
    เอฟพีจีเอ Stratix® V E
    Cyclone® V SE SoC-FPGA

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.