Artikel-ID: 000085335 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 11.09.2012

Folgende <x> Pins verwenden On-Chip-Dioden, aber der I/O-Bank-VCCIO ist nicht 3,3 V</x>

Umgebung

  • PCI
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Diese Meldung tritt auf, weil die Quartus® II Software es ermöglicht, die PCI-Clamp-Diode nur für I/O-Pins zu aktivieren, die einen 3,3V-I/O-Standard verwenden.

    Um diese Einschränkung für Eingabestifte in 2,5 V I/O-Banken zu umgehen, definieren Sie den Pin als 3,3 V I/O-Standard. Dies ist erlaubt, da 3,3 V Eingänge in einer 2,5-V-I/O-Bank erlaubt sind.  Die Software kompiliert das Design erfolgreich, wodurch ein Eingabestift mit einer 2,5-V-Diode entsteht. Altera® unterstützt diese Anwendung nicht, da die PCI-Clamp-Diode nur für den Einsatz in einem 3,3V-I/O-Standard vorgesehen ist. Es ist nicht geplant, IBIS-Modelle für diese Implementierung bereitzustellen.

    Ab Version 7.1 wird die Quartus II Software-Nachricht in diesem Fall verbessert.

     

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Stratix® II FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.