Artikel-ID: 000085302 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 11.09.2012

Was sind die mindesten und typischen DCLK-Frequenzen für den FAST Active Serial (SATA)-Modus in einem Stratix III-Gerät?

Umgebung

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Für ein Stratix®-III-Gerät, das im MODUS "Fast Active Serial(26 MHz)" konfiguriert wird, beträgt die minimale und typische DCLK-Frequenz 20 MHz bzw. 26 MHz.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

Stratix® III FPGAs

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.