Artikel-ID: 000085240 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 30.06.2014

Warum kann ich keinen Referenztakt für Transceiver auf die GXB_RX/GXB_REFCLK-Eingabe platzieren?

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung Stratix® V-, Arria® V- und Cyclone® V-Geräte unterstützen die Platzierung eines eingehenden dedizierten Transceiver-Referenz-Takts auf Dual-Use-GXB_RX/GXB_REFCLK-Eingabestiften. Diese Funktion wurde jedoch erst mit Quartus® II SoftwareVersion 12.1 aktiviert.  Vor Quartus II v12.1 konnten Referenztaktfrequenzen nur auf den dedizierten ASCII-Block-Eingabestiften platziert werden.
    Lösung Diese Funktionalität wurde mit Quartus II v12.1 vollständig implementiert.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 14 Produkte

    Cyclone® V SX SoC-FPGA
    Stratix® V FPGAs
    เอฟพีจีเอ Cyclone® V GT
    เอฟพีจีเอ Stratix® V GX
    เอฟพีจีเอ Cyclone® V GX
    เอฟพีจีเอ Stratix® V GT
    เอฟพีจีเอ Stratix® V GS
    เอฟพีจีเอ Arria® V GZ
    Arria® V SX SoC-FPGA
    Cyclone® V ST SoC-FPGA
    เอฟพีจีเอ Arria® V GX
    Arria® V FPGAs und SoC FPGAs
    เอฟพีจีเอ Arria® V GT
    Cyclone® V FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.