Wenn der Arria® V GZ oder Stratix® V Hard IP für PCI Express® während der Entzerrungsphase 2 oder 3 eine ungültige Koeffizientenanforderung von einem Verbindungspartner erhält, wird diese von der IP abgelehnt. Gemäß der Spezifikation sollte die IP zwei aufeinanderfolgende identische TS1s mit dem abgelehnten Bit und den abgelehnten Koeffizientenwerten aussenden.
Die Hard IP tut dies nicht. Stattdessen sendet es TS1s aus, wobei das Ablehnungsbit ständig eingestellt ist, und der Koeffizientenwert im zweiten TS1 stimmt nicht mit den Ablehnungswerten überein.
Dieses Problem kann in Simulation und Hardware beobachtet werden. Wenn der Verbindungspartner in der Hardware gültige Koeffizienten gemäß der Spezifikation anfordert, wird das Problem nicht beobachtet.
Um dieses Problem zu umgehen, stellen Sie sicher, dass der Verbindungspartner die Spezifikation befolgt und während der Entzerrungsphasen gültige Koeffizienten anfordert.