Der M20K-RAM ist die einzige Option für die Clock Crossing Bridge IP-Implementierung, aber Sie können die Quartus® Prime Software anweisen, MLAB für die Clock Crossing Bridge IP-Implementierung zu verwenden, indem Sie die folgenden Anweisungen unten befolgen
altera_avalon_dc_fifo.v@Line 152:
Von: (* ramstyle="no_rw_check" *) reg [PAYLOAD_WIDTH - 1 : 0] mem [TIEFE - 1: 0];
To:(* ramstyle="no_rw_check, MLAB" *) reg [PAYLOAD_WIDTH - 1: 0] mem [TIEFE - 1: 0];