Artikel-ID: 000084869 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 11.09.2012

Warum kann zwischen den beiden Zugriffsadressen kein byteenfähiges Signal umschalten, wenn eine 32-Bit-Avalon-MM-Slave-Komponente verwendet wird, um über dem PCIe 64bit Avalon Master in SOPC Builder zu lesen?

Umgebung

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Aufgrund eines Fehlers im SOPC Builder ändert sich das Byteenable nicht zwischen den beiden Lesetransaktionen, wenn
die PCIe® Master hat eine größere Busbreite als die Slaves (d. h. 32/16/8 Bits Avalon Slave).

Dieses Problem besteht in Quartus® II Softwaredesign mit SOPC Builder.

Um dieses Problem zu umgehen, können Sie einen Avalon hinzufügen®-MM Pipeline Bridge zwischen PCIe Master und dem Slave.

Dieses Problem wurde in Qsys behoben.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

Intel® programmierbare Geräte

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.