Artikel-ID: 000084601 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 10.07.2013

Serial Digital Interface (SDI) und SDI II Transceiver Reference Clock Transceiver Fehler

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    SDI- und SDI-II-Designs, die auf Cyclone V-Geräte ausgerichtet sind "transceiver"-Fehler, wenn Sie den Transceiver-Referenz-Takt anschließen, xcvr_refclk, zu einem Ausgabezähler der bruchfesten Phasenregelschleife (fpll). Sie wird die folgende Fehlermeldung angezeigt:

    "Konnte keinen globalen oder regionalen Takttreiber platzieren."

    Lösung

    Um dieses Problem zu beheben, führen Sie die folgenden Schritte durch:

    Öffnen Sie die Datei _0002.v und suchen Sie nach altera_xcvr_reset_control Modul.

    Der Transceiver-Referenztakt, xcvr_refclk, steuert die Uhr Eingabe, obwohl die Verbindung vom PHY-Adapter stammt, phy_adapter.

    Erstellen Sie einen weiteren Eingabetakt auf der oberen Ebene des SDI oder SDI II Kern. Der Clock-Port von altera_xcvr_reset_control wird angeschlossen zu diesem neu erstellten Eingabe-Takt. Extern wird dieser Eingangs-Takt kann von einer anderen Taktquelle oder einem anderen Ausgabezähler angetrieben werden der fpll.

    Dieses Problem wurde in Version 13.0 SP1 des SDI und SDI behoben II MegaCore-Funktionen.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Cyclone® V FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.