Artikel-ID: 000084580 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 12.10.2011

MentorGraphics ModelSim SE 6.6d Fehler: Schwerwiegend: Unerwartetes Signal: 11.

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    Während der Simulation eines Qsys-generierten VHDL-Designs, das Externe DDR2- oder DDR3-Speicherkerne mit ALTMEMPHY, der 64-Bit-Version von Mentor Graphics ModelSim SE 6.6d kann einen ähnlichen schwerwiegenden Fehler verursachen auf Folgendes:

    #**Note: (vsim-3812) Design is being optimized... #**Fatal: Unexpected signal: 11.

    Lösung

    Verwenden Sie die 32-Bit-Version von Mentor Graphics ModelSim SE 6.6d oder verwenden Sie die -novopt Option mit dem vsim Befehl.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Arria® II FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.