Kritisches Problem
Während der Simulation eines Qsys-generierten VHDL-Designs, das Externe DDR2- oder DDR3-Speicherkerne mit ALTMEMPHY, der 64-Bit-Version von Mentor Graphics ModelSim SE 6.6d kann einen ähnlichen schwerwiegenden Fehler verursachen auf Folgendes:
#**Note: (vsim-3812) Design is being optimized...
#**Fatal: Unexpected signal: 11.
Verwenden Sie die 32-Bit-Version von Mentor Graphics ModelSim SE 6.6d
oder verwenden Sie die -novopt
Option mit dem vsim
Befehl.