Artikel-ID: 000084543 Inhaltstyp: Fehlermeldungen Letzte Überprüfung: 10.09.2013

Kritische Warnung (169244): Die Gesamtzahl der single-ended Ausgabe oder der bidirektionalen Pins in der Bank hat die empfohlene Menge in einer Bank überschritten, in der dedizierte LVDS-, RSDS- oder Mini-LVDS-Ausgänge vorhanden sind.

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Diese Warnung wird für Designs generiert, die Cyclone® V-Geräte in der Quartus® II Softwareversion 13.0sp1 verwenden, wenn in der gleichen I/O-Bank differenzierte und single-ended I/O-Standards verwendet werden. Allerdings kann diese Warnung auch versehentlich bei Banken generiert werden, die nur single-ended I/O-Pins enthalten.

    Lösung

    Die Warnung kann ignoriert werden, wenn in Banken keine LVDS-, RSDS- oder Mini-LVDS-Signale vorhanden sind, die nur Single-Ended-I/O-Standards enthalten.

    Die kritische Warnung wird voraussichtlich in Quartus® II Software Version 14.1 behoben, sodass sie nur in gültigen Fällen generiert wird.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 6 Produkte

    เอฟพีจีเอ Cyclone® V GT
    เอฟพีจีเอ Cyclone® V GX
    Cyclone® V SX SoC-FPGA
    Cyclone® V ST SoC-FPGA
    เอฟพีจีเอ Cyclone® V E
    Cyclone® V SE SoC-FPGA

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.