Artikel-ID: 000084183 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 27.11.2015

Richtlinien für die Arria-II-Stiftverbindung: Bekannte Probleme

Umgebung

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

 Problem 137246: Version 1.8

Wenn die JTAG-Verbindungen nicht verwendet werden, müssen Sie den TDI-Pin über einen 1-k.-Widerstand hoch mit der Logik verbinden, TMS über einen 1-k.-Widerstand hoch an die Logik anschließen, den TRST-Pin an GND binden und TDO nicht angeschlossen lassen.

Problem 48993: Version 1.6

Die Verbindungsrichtlinien für VCCCB, VCCA_PLL,V und VCCH_GXB sollten alle angeben, dass die maximale Welligkeitstoleranz /-5 % und nicht /-5 mV beträgt.

Lösung

Behobene Probleme:

Problem 48993: Version 1.5

Hinweis 14 wurde in Version 1.6 korrigiert, um eine /-5 %-Tolerierung anstelle der zuvor falschen /-5mV-Toleranz für die Welligkeit des Netzteils anzugeben.

Problem 10005634, Version 1.2

Hinweis 12 enthält nicht alle Details zum Verständnis der I/O-Modulbeschränkungen, wenn die SSTL- und HSTL-I/O-Standards für Arria® II GX-Geräte verwendet werden.

Erläuterungen wurden zu Hinweis 12 in Versionen größer 1.2 aktualisiert.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 2 Produkte

เอฟพีจีเอ Arria® II GX
เอฟพีจีเอ Arria® II GZ

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.