Problem 137246: Version 1.8
Wenn die JTAG-Verbindungen nicht verwendet werden, müssen Sie den TDI-Pin über einen 1-k.-Widerstand hoch mit der Logik verbinden, TMS über einen 1-k.-Widerstand hoch an die Logik anschließen, den TRST-Pin an GND binden und TDO nicht angeschlossen lassen.
Problem 48993: Version 1.6
Die Verbindungsrichtlinien für VCCCB, VCCA_PLL,V und VCCH_GXB sollten alle angeben, dass die maximale Welligkeitstoleranz /-5 % und nicht /-5 mV beträgt.
Behobene Probleme:
Problem 48993: Version 1.5
Hinweis 14 wurde in Version 1.6 korrigiert, um eine /-5 %-Tolerierung anstelle der zuvor falschen /-5mV-Toleranz für die Welligkeit des Netzteils anzugeben.
Problem 10005634, Version 1.2
Hinweis 12 enthält nicht alle Details zum Verständnis der I/O-Modulbeschränkungen, wenn die SSTL- und HSTL-I/O-Standards für Arria® II GX-Geräte verwendet werden.
Erläuterungen wurden zu Hinweis 12 in Versionen größer 1.2 aktualisiert.