Artikel-ID: 000084017 Inhaltstyp: Fehlermeldungen Letzte Überprüfung: 01.04.2015

Fehler (12006): Knoteninstanz "rs_hip" instanzdefinierte Entität "altpcierd_hip_rs"

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems mit Version 14.1 der Quartus® II Software wird dieser Fehler möglicherweise angezeigt, wenn die Arria® 10 PCI Express® Hard IP mit der Konfigurationsumgehungsfunktion aktiviert ist.

    Lösung

    Kopieren Sie die altpcierd_hip_rs.v-Datei aus dem Installationsverzeichnis /ip/altera/altera_pcie/altera_pcie_a10_ed/example_design/verilog/chaining_dma in das Verzeichnis /altera_pcie_a10_hip_141/altera_pcie_a10_hip_141/>. Fügen Sie der Datei /.qip folgende Zeile hinzu:
    set_global_assignment -library -name VERILOG_FILE [Datei join $::quartus(qip_path) "altera_pcie_a10_hip_141/altpcierd_hip_rs.v"]

    Dieses Problem wird voraussichtlich in einer zukünftigen Version der Quartus® II Software behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 3 Produkte

    เอฟพีจีเอ Intel® Arria® 10 GX
    เอฟพีจีเอ Intel® Arria® 10 GT
    Intel® Arria® 10 GT SoC-FPGA

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.