Artikel-ID: 000083968 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 31.01.2013

Warum sind meine "rx_invpolarity"- und "tx_invpolarity"-Bits auf der obersten Ebene meiner Hard XAUI Phy in meinem Arria II GX oder Stratix IV GX-Design nicht angeschlossen?

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Rx_invpolarity und Tx_invpolarity Bits, die auf der obersten Ebene der harten XAUI-Phy in Arria® II GX und Stratix® IV GX aufgrund eines Parameterfehlers innerhalb des Megawigabers-generierte Dateien.

    Lösung

    Derzeit gibt es eine Diskrepanz bei den Parametern in der von mega-wizard generierten huuui.v-Datei. Dies soll in einer kommenden Version von Quartus behoben werden.®.

    Als Problemumgehung können Sie einfach die Datei huuui.v bearbeiten.  "Use_control_and_status_ports" sollte auf 1 standardiert sein, während "external_pma_ctrl_reconf" auf 0 zurückgestellt werden sollte.

    Bearbeiten Sie außerdem diese Zeile:

    wenn (use_control_and_status_ports == "true" &external_pma_ctrl_reconf == "false" ) beginnen: use_cs_ports_true

    Lesen:

    wenn (use_control_and_status_ports == 1 & external_pma_ctrl_reconf == 0 ) beginnen: use_cs_ports_true

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 3 Produkte

    Arria® II FPGAs
    เอฟพีจีเอ Arria® II GX
    เอฟพีจีเอ Stratix® IV GX

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.