Kritisches Problem
Wenn Sie den DisplayPort TX-Kern auf alle Konfigurationen konfigurieren, die die Pixel-Takt, um um mindestens einen Faktor 3 schneller als die TX-Link-Taktfrequenz zu laufen, Das Bild wird möglicherweise nicht auf dem Monitor angezeigt. Dieses Problem wird durch die Periodika verursacht Überlauf im DCFIFO, der Videodaten von Pixel-Takt zu Link-Takt kreuzt Domäne. Dieses Problem tritt beispielsweise auf, wenn Sie den TX-Kern auf 1 Pixel konfigurieren. pro Takt und 4 Symbole pro Takt bei RBR (1,62 Gbit/s) mit 4 Lanes zur Übertragung 1080p60 bei 24 bpp. In diesem speziellen Fall wird das DCFIFO überlaufen und Sie werden Die Bildausgabe wird nicht angezeigt.
Um dieses Problem zu umgehen, ändern Sie die Pixel pro Takt, Symbole pro Takt, Link Rate- und Lane-Count-Konfigurationen, um das Verhältnis von Pixel-Takt zu TX-Link zu senken Uhr. Um beispielsweise 1080p60 mit 24 bpp zu übertragen, können Sie 1 Pixel pro Takt verwenden, 4 Symbole pro Takt, HBR mit 2 Lanes, so dass der Pixel-Takt 148,5 MHz und TX-Link beträgt Der Takt beträgt 67,5 MHz.
Dieses Problem wurde in der Version 15.0 des DisplayPort IP-Kerns behoben.