Artikel-ID: 000083211 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 13.02.2006

Warum werden dann einige meiner Signale nicht zurückgesetzt, nachdem ich einen Reset geltend gemacht habe, wenn der POS-PHY-Kern mit der "Emulation"-Schnittstelle simuliert wird, die als Ausgabe fungiert?

Umgebung

  • Zurücksetzen
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung Wenn Sie einen Reset (a_treset_n=0 oder b_reset_n=0) behaupten, bei dem die Schnittstelle von "The", die als Ausgabe fungiert, als Ausgabe fungieren, werden nicht alle Signale auf X gesteuerte. Dieses Verhalten wird bei den folgenden Signalen erwartet:
    b_dat
    b_eop
    b_err
    b_mty
    b_sop
    b_val
    

    Dies ist korrekt, da diese Signale direkt vom FIFO-Puffer (First-in-First-Out) stammen und nicht zurückgesetzt werden.

    Obwohl sie nicht auf X angetrieben werden, wird das b_val-Signal niedrig zurückgesetzt, um darauf hinzuweisen, dass die Datensignale ungültig sind.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® programmierbare Geräte

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.