Artikel-ID: 000083147 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 05.12.2014

Warum ist es nicht möglich, die Bankenspannung 6A und 6B in der HPS-Registerkarte in der Arria V oder Cyclone V PowerPlay Early Power Estimator (EPE) Version 13.1 und neuer zu wählen?

Umgebung

    Intel® Quartus® II Anmeldungs-Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

In den Arria® V- oder Cyclone® V EPE-Versionen 13.1 und neuer werden die Spannungen für banken 6A und 6B in der Registerkarte HPS durch den Typ der SDRAM-Einstellungen in der Registerkarte bestimmt. Dies liegt daran, dass banken 6A und 6B für die SDRAM-Schnittstelle verwendet werden.

Wenn beispielsweise DDR3 ausgewählt wird, wird die Bankspannung auf 1,5 V eingestellt, und wenn DDR2 ausgewählt wird, wird die Spannung in der EPE auf 1,8 V eingestellt.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 5 Produkte

Cyclone® V SE SoC-FPGA
Cyclone® V ST SoC-FPGA
Cyclone® V SX SoC-FPGA
Arria® V SX SoC-FPGA
Arria® V ST SoC-FPGA

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.