Artikel-ID: 000082925 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 22.08.2012

Bestimmte Cyclone-V-Geräte-Pins, die für bidirektionale I/Os in Soft-Memory-Schnittstellen nicht verfügbar sind

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    Dieses Problem betrifft DDR2- und DDR3-Produkte.

    Die folgenden Cyclone V Geräte-Pins können nicht für bidirektionale Zwecke verwendet werden I/Os, einschließlich DQ/DQS-Signale, für softe Speicherschnittstellen:

    Für 5CGXBC9 und 5CGXFC9 Geräte:
    • AE15 und AE16 für 672 FBGA-Pakete
    • AG19 und AG18 für 896 FBGA-Pakete
    • AL23 und AK23 für 1152 FBGA-Pakete
    Für 5CGXBC7 und 5CGXFC-Geräte:
    • AA18 und Y18 für 672 FBGA-Pakete
    • AG21 und AF20 für 896 Pakete
    Lösung

    Für dieses Problem gibt es keine Problemumgehung.

    Dieses Problem wird in einer zukünftigen Version behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Cyclone® V FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.