Artikel-ID: 000082846 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 18.06.2012

Simulationsbeispieldesign schlägt fehl und generiert Warnungen

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • Simulation
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    Dieses Problem betrifft DDR2 und DDR3, LPDDR2, QDR II und RLDRAM II Produkte.

    Das Simulationsbeispiel-Design reagiert möglicherweise nicht mehr und stellt ein Problem Warnungen ähnlich wie folgt:

    # 3271428747 Note : Input frequency on DLL instance ddr3_ctrl_av_example_sim.e0.if0.dll0.dll_wys_m.inst now matches with specified clock frequency. # 3271457497 Warning : Input frequency violation on DLL instance ddr3_ctrl_av_example_sim.e0.if0.dll0.dll_wys_m.inst. Specified input period is 2500 ps but actual is 3750 ps

    Lösung

    Die Problemumgehung für dieses Problem lautet:

    1. Öffnen Sie in einem Texteditor das Simulationsbeispiel Design-Top-Level-Datei (z . B. corename_example_sim.v).
    2. Ändern Sie im Simulationsbeispiel eine Design-Top-Level-Datei die Referenztakt-BFM-Taktrate passend zur erforderlichen Taktfrequenz in MHz.
    3. Ersetzen Sie beispielsweise für die pll_ref_clk Instanz von altera_avalon_clock_source.CLOCK_RATE (32)

      Mit

    .CLOCK_RATE (32.765)

    Dieses Problem wird in einer zukünftigen Version behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® programmierbare Geräte

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.