Kritisches Problem
Dieses Problem betrifft DDR2 und DDR3, LPDDR2, QDR II und RLDRAM II Produkte.
Das Simulationsbeispiel-Design reagiert möglicherweise nicht mehr und stellt ein Problem Warnungen ähnlich wie folgt:
# 3271428747 Note : Input frequency on DLL instance ddr3_ctrl_av_example_sim.e0.if0.dll0.dll_wys_m.inst
now matches with specified clock frequency.
# 3271457497 Warning : Input frequency violation on DLL instance ddr3_ctrl_av_example_sim.e0.if0.dll0.dll_wys_m.inst.
Specified input period is 2500 ps but actual is 3750 ps
Die Problemumgehung für dieses Problem lautet:
- Öffnen Sie in einem Texteditor das Simulationsbeispiel Design-Top-Level-Datei (z . B. corename_example_sim.v).
- Ändern Sie im Simulationsbeispiel eine Design-Top-Level-Datei die Referenztakt-BFM-Taktrate passend zur erforderlichen Taktfrequenz in MHz.
Ersetzen Sie beispielsweise für die pll_ref_clk
Instanz von altera_avalon_clock_source
.CLOCK_RATE
(32)
Mit
.CLOCK_RATE (32.765)
Dieses Problem wird in einer zukünftigen Version behoben.