Artikel-ID: 000082820 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 16.04.2018

Warum dauert Stratix 10-HDMI-Designbeispiel die Rx-Sperrzeit länger ist?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems mit der Stratix® 10 HDMI-IP in der Quartus® Prime Pro Edition Version 18.0 kann der Benutzer feststellen, dass HDMI Rx für die Sperrung von HDMI 2.0-Auflösung länger benötigt als Arria® 10-HDMI-IP-Designbeispiel.

    Dies ist auf die Änderung des Verhaltens im rx_std_bitslipboundary_sel der Synchron-State-Machine-Word-Ausrichtung in Stratix 10 FPGA zurückzuführen, die zusätzliche Verzögerungen verursachen, was HDMI IP Rx stärker dazu führt, dass eine schnelle Ausrichtung erreicht wird.

    Lösung

    Es gibt keine Problemumgehung.

    Dieses Problem wurde in Quartus® Prime Pro Version 18.0 Update 1 behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Stratix® 10 FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.