Artikel-ID: 000082514 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 02.07.2013

10GBASE-R PHY-Setup-Zeitverletzung bei Arria V GZ-Geräten mit 1588

Umgebung

    Intel® Quartus® II Anmeldungs-Edition
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Kritisches Problem

Beschreibung

Der 10GBASE-R-PHY-IP-Core hat eine Haltezeitverletzung in der Arria V Ethernet MAC Beispieldesign. Diese Timing-Verletzung tritt auf für das schnelle Modell.

Lösung

Dieses Problem wurde in Version 13.0 der Quartus II Software behoben.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

Intel® programmierbare Geräte

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.