Artikel-ID: 000082428 Inhaltstyp: Fehlermeldungen Letzte Überprüfung: 14.08.2012

Fehler (169026): Pin oct_rzqin ist nicht mit der I/O-Bank {bank} kompatibel. Es verwendet den I/O-Standard SSTL-135, der die VCCIO-Anforderung von 1,35 V hat. Die Anforderung ist nicht kompatibel mit der VCCIO-Einstellung der Bank oder ande...

Umgebung

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Dieser Fehler kann auftreten, wenn Sie versuchen, die DDR3L SDRAM-Schnittstelle mit UniPHY-basierter Controller-IP zu implementieren. Die DDR3L SDRAM-Schnittstelle verwendet den I/O-Standard SSTL-1,35V, der oct_rzq Pin erfordert auch den I/O-Standard SSTL-1.35V.

Fehler (169026): Pin oct_rzqin ist nicht mit der I/O-Bank {bank} kompatibel. Es verwendet den I/O-Standard SSTL-135, der die VCCIO-Anforderung von 1,35 V hat.  Diese Anforderung ist mit der VCCIO-Einstellung der Bank oder anderen Ausgabe- oder bidirektionalen Pins in der Bank mit VCCIO 2,5V nicht kompatibel.

Lösung

Erstellen Sie die folgende Zuweisung manuell in Ihrer Projekt-QSF-Datei:

set_instance_assignment -name IO_STANDARD "SSTL-135" - zu oct_rzqin

Zugehörige Produkte

Dieser Artikel bezieht sich auf 4 Produkte

เอฟพีจีเอ Stratix® V E
เอฟพีจีเอ Stratix® V GX
เอฟพีจีเอ Stratix® V GS
เอฟพีจีเอ Stratix® V GT

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.