Artikel-ID: 000082190 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 21.08.2012

Warum wird der PCI Express zu DDR2 für Arria® II GX Referenzdesign von Intel nicht erfolgreich kompiliert?

Umgebung

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Der folgende Fehler kann während der Kompilierung von PCIe zu DDR2 für Arria® II GX Referenzdesign:

Fehler (176623): Die Quelle, die die folgenden Ports antreibt, muss gleich sein

Fehler (176624): Quelle top_example_chaining_pipen1b_ddr:Core|ddr2_sodimm_x64:ddr2_sodimm_x64_inst|ddr2_sodimm_x64_controller_phy:ddr2_sodimm_x64_controller_phy_inst|ddr2_sodimm_x64_phy:ddr2_sodimm_x64_phy_inst|ddr2_sodimm_x64_phy_alt_mem_phy:ddr2_sodimm_x64_phy_alt_mem_phy_inst|ddr2_sodimm_x64_phy_alt_mem_phy_seq_wrapper: seq_wrapper|ddr2_sodimm_x64_phy_alt_mem_phy_seq:seq_inst|seq_mem_clk_disable Laufwerks-Port SRESET auf Atom top_example_chaining_pipen1b_ddr:Core|ddr2_sodimm_x64:ddr2_sodimm_x64_inst|ddr2_sodimm_x64_controller_phy:ddr2_sodimm_x64_controller_phy_inst|ddr2_sodimm_x64_phy:ddr2_sodimm_x64_phy_inst|ddr2_sodimm_x64_phy_alt_mem_phy: ddr2_sodimm_x64_phy_alt_mem_phy_inst|ddr2_sodimm_x64_phy_alt_mem_phy_clk_reset:clk| DDR_CLK_OUT[0].mem_clk_ddio

Fehler (176624): Quelle GND-Laufwerke Port SRESET auf Atom top_example_chaining_pipen1b_ddr:Core|ddr2_sodimm_x64:ddr2_sodimm_x64_inst|ddr2_sodimm_x64_controller_phy:ddr2_sodimm_x64_controller_phy_inst|ddr2_sodimm_x64_phy:ddr2_sodimm_x64_phy_inst|ddr2_sodimm_x64_phy_alt_mem_phy:ddr2_sodimm_x64_phy_alt_mem_phy_inst|ddr2_sodimm_x64_phy_alt_mem_phy_clk_reset: CLK|ddio_mimic

Dieses Problem besteht bei Intel® Quartus® Software und IP-Version 10.1 und höher.

Lösung

Um den Fehler zu beheben, müssen Sie die Datei ddr2_sodium_x64_phy_alt_mem_phy.v ändern

Suchen Sie nach einem "sreset"-Signal in der Modul-arriaii_ddio_in Instanziierung:

Veränderung:

arriaii_ddio_in ddio_mimic(
    .datain     (fb_clk),
    .clk        (measure_clk_2x),
    .clkn       (),
    Synopsys-translate_off
    .devclrn(),
    .devpor(),
   Synopsys-translate_on
    .ena        (1\'b1),
    .areset     (1\'b0),
    .sreset     (1\'b0),
    .regoutlo   (),
    .regouthi   (mimic_data_2x),
    .4.0000     
);

An

arriaii_ddio_in ddio_mimic(
    .datain     (fb_clk),
    .clk        (measure_clk_2x),
    .clkn       (),
    Synopsys-translate_off
    .devclrn(),
    .devpor(),
   Synopsys-translate_on
    .ena        (1\'b1),
    .areset     (1\'b0),
    .sreset     (seq_clk_disable || ctrl_clk_disable[1]),
    .regoutlo   (),
    .regouthi   (mimic_data_2x),
    .4.0000     
);

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

เอฟพีจีเอ Arria® II GX

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.