Artikel-ID: 000082094 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 09.11.2018

Warum sehe ich zusätzliche BAR's, die bei der Ausführung des Befehls lscpi für Intel® Arria® 10 Hard IP for PCI* Express gemeldet werden?

Umgebung

    Intel® Quartus® Prime Pro Edition
    Intel® Quartus® Prime Standard Edition
    Intel® Arria® 10 Cyclone® 10 Hard IP für PCI Express*
BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Aufgrund eines Problems in Intel® Quartus® Prime Software Version 18.0 und früher können zusätzliche BAR's von lspci gemeldet werden, wenn die Intel® Arria® 10 Hard IP für PCI* Express verwendet wird. Siehe folgendes Beispiel:

lspci -nn -vv -s 0000:04:00.0

Region 0: Speicher bei 11b0200000000 (64-Bit, prefetchable) [deaktiviert] [size=128M]
Region 2: Speicher bei 11b00f0200000 (32-Bit, nicht prefetchable) [deaktiviert] [size=16]
Region 3: Speicher bei 11b00f0200010 (32-Bit, nicht prefetchable) [deaktiviert] [size=16]
Region 4: Speicher bei 11b00f0200020 (32-Bit, nicht prefetchable) [deaktiviert] [size=16]
Region 5: Speicher bei 11b00f0200030 (32-Bit, nicht prefetchable) [deaktiviert] [size=16]

Lösung

Dieses Problem wurde ab der Intel® Quartus® Prime Software Version 18.1 behoben.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

Intel® Arria® 10 FPGAs und SoC FPGAs

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.