Artikel-ID: 000082083 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 10.02.2015

Kann das Quartus II EMIF Debug-Toolkit verwendet werden, um Arria 10 HPS EMIF IP zu debuggen?

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    In der Version 14.1 des Handbuchs für externe Speicherschnittstelle wird im Abschnitt Volume 2 Kapitel 3 Folgendes angegeben: Weitere Hinweise zur Parameterisierung Arria 10 EMIF-IP für HPS, das the EMIF Debug Toolkit wird nicht unterstützt.

    Lösung

    Unterstützung für das Debugging Arria 10 HPS EMIF IP mit dem Quartus® II EMIF Debug Toolkit ist für eine zukünftige Version der Quartus II Software geplant.

    Bevor dies verfügbar ist, wird empfohlen, eine HPS-EMIF-Schnittstelle zu debuggen:

    • Erstellen Sie ein Beispiel-Designprojekt für die äquivalente FPGA EMIF-Schnittstelle zur gleichen Belegung.
    • Verwenden Sie das Quartus II EMIF Debug-Toolkit, um die Schnittstelle zu debuggen.
    • Wenn die Schnittstelle die Kalibrierung besteht, aber immer noch nicht mit dem HPS funktioniert, konzentrieren Sie sich beim Debugging auf den HPS-Betrieb und seine Konnektivität zur FPGA harten EMIF-IP.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Arria® 10 GT SoC-FPGA

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.