Artikel-ID: 000081965 Inhaltstyp: Produktinformationen und Dokumente Letzte Überprüfung: 01.10.2013

Wie führe ich eine IBIS-Simulation durch, wenn ein VREF-Pin als regulärer I/O-Pin für allgemeine Zwecke verwendet wird?

Umgebung

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Die Pin-Kapazität ist bei VREF-Pins höher als bei Allzweck-I/O-Pins.  Die IBIS-Modelle enthalten nicht die zusätzliche Pin-Kapazität für die VREF-Pins, wenn sie als reguläre I/O-Pins verwendet werden.  Fügen Sie Ihrer IBIS-Simulation einen Eingangskondensator hinzu, um die zusätzliche Kapazität zu berücksichtigen.

Im datenblatt des jeweiligen Geräts finden Sie den VREF-Pin-Kapazitätswert für das Gerät, das Sie anpeilen. 

 

 

Zugehörige Produkte

Dieser Artikel bezieht sich auf 16 Produkte

เอฟพีจีเอ Cyclone® V GT
Cyclone® III FPGAs
เอฟพีจีเอ Cyclone® IV E
เอฟพีจีเอ Cyclone® IV GX
เอฟพีจีเอ Cyclone® II
เอฟพีจีเอ Cyclone® V GX
เอฟพีจีเอ Arria® V GZ
Arria® V SX SoC-FPGA
Cyclone® V ST SoC-FPGA
Arria® V ST SoC-FPGA
เอฟพีจีเอ Arria® V GX
Cyclone® FPGAs
เอฟพีจีเอ Arria® V GT
เอฟพีจีเอ Cyclone® III LS
Cyclone® V SE SoC-FPGA
เอฟพีจีเอ Cyclone® V E

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.