Artikel-ID: 000081961 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 31.12.2013

Gibt es zusätzliche Anforderungen bei der dynamischen Neukonfiguration der CMU PLL auf Datenraten von über 4 Gbit/s in Arria V GX ES-Geräten?

Umgebung

BUILT IN - ARTICLE INTRO SECOND COMPONENT

Kritisches Problem

Beschreibung

Ja, bei der dynamischen Neukonfiguration der CMU PLL auf Datenraten von über 4 Gbit/s in Arria® V GX ES-Geräten müssen Sie zusätzliche Transaktionen ausführen, um die Neukonfigurationssequenz abzuschließen.

Der folgende Code liefert ein Beispiel für die zusätzliche Transaktionssequenz, die für die Management-Schnittstelle des Rekonfigurationscontrollers erforderlich ist.

  1. write_reg(0x030, 5); Wählen Sie die logische Adresse der CMU PLL ie 5 aus
  2. write_reg(0x033, 0); 0-to-Address-Register schreiben
  3. write_reg(0x034, 0); 0 in das Datenregister schreiben
  4. write_reg(0x032, 1); Auslösen von Schreiboperationen

Weitere Anforderungen beim Betrieb der CMU PLL über 4 Gbit/s Datenübertragungsraten finden Sie im Arria V ES Errata.

Diese zusätzliche Sequenz ist für Arria V GX Produktionsgeräte nicht erforderlich

Zugehörige Produkte

Dieser Artikel bezieht sich auf 2 Produkte

Arria® V FPGAs und SoC FPGAs
เอฟพีจีเอ Arria® V GX

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.