Artikel-ID: 000081809 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 11.02.2013

EMIF-Debugging-Toolkit meldet Margin, die größer als Bitsperiode ist

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    Dieses Problem betrifft DDR2, DDR3, LPDDR2, QDR II, RLDRAM II, und RLDRAM-3-Produkten.

    Das EMIF-Debugging-Toolkit meldet einen größeren Kalibrierungsspielraum als die Speicherschnittstellen-Bit-Zeit. Dies tritt auf, weil Die im Toolkit gemeldete Verzögerungskettenschrittgröße ist größer als die tatsächliche Verzögerungskette Schrittgröße. Die Margen, in Bezug auf die Anzahl von Verzögerungshahnen (die Sie berechnen können, indem Sie den Margin durch die Größe der Verzögerungskette Schritt), sind immer noch korrekt.

    Lösung

    Die Problemumgehung für dieses Problem besteht darin, den Spielraum manuell zu leiten im Toolkit um 20 Prozent gemeldet.

    Dieses Problem wird in einer zukünftigen Version behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® programmierbare Geräte

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.