refclk_125_p-I/O-Standard
Die Cyclone® IV GX Transceiver Starter Kit-Beispieldesigns für Quartus® II Software Version 9.1 haben ein Problem mit einem fehlenden Spannungsstandard für refclk_125_p der Standard auf 2,5 V beträgt. Um dieses Problem zu beheben, verwenden Sie den Zuweisungseditor, um der refclk_125_p-Pin einen I/O-Standard von LVDS hinzuzufügen und zu aktivieren, oder fügen Sie der .qsf-Datei die folgende Zuweisung hinzu:
set_instance_assignment -name IO_STANDARD LVDS - zu refclk_125_p
pcie_refclk_p-I/O-Standard
Das Cyclone IV GX Transceiver Starter Kit für Quartus II Software Version 9.1 enthält ein Beispieldesign, das golden_top genannt wird. Diesem Design fehlt ein I/O-Standard für die pcie_refclk_p Pin, der für den PCI-Express-Betrieb erforderlich ist. Um PCIe in diesem Entwicklungskit zu verwenden, verwenden Sie den Zuweisungseditor, um einen I/O-Standard von HCSL der pcie_refclk_p Pin hinzuzufügen und zu aktivieren, oder fügen Sie der golden_top.qsf-Datei die folgende Zuweisung hinzu:
set_instance_assignment -name IO_STANDARD HCSL - zu pcie_refclk_p
Augendiagramm
Das Cyclone IV GX Transceiver Starter Kit für Quartus II Software Version 9.1 enthält ein Beispieldesign, das im board_test_system Ordner bts_xcvr genannt wird. Dieses Design erfordert ein Update in den PMA-Einstellungen des Senders, um das Augendiagramm zu verbessern. Dieses Update ist ab September 2010 verfügbar.
PCIE_TX- und PCIE_RX-Off-Page-Symbole
Der Cyclone IV GX Transceiver Starter Kit Schaltplan Rev. B zeigt vier der Off-Page-Symbole, die auf Blatt 8 in die falsche Richtung gehen. Die betroffenen Signale sind PCIE_RX_P, PCIE_RX_N, PCIE_TX_P und PCIE_TX_N. Es besteht kein Problem mit den Mainboard-Verbindungen. Dies ist ein Kennzeichnungsproblem, das die Lesbarkeit des Schaltplans beeinträchtigt.
Sheet 8 hat den PCIe-Edge-Anschluss. Die PCIE_RX_P/N-Pins fahren von diesem Blatt auf Blatt 6 ab. Die Pfeile von der Seite sollten auf die gleiche Weise nach rechts zeigen, wie die PCIE_REFCLK_P/N-Stifte nach rechts zeigen. Die PCIE_TX_P/N-Pins werden von Blatt 6 abgefahren und auf Blatt 8 empfangen, um aus dem PCIe-Anschluss zu fahren. Die Pfeile von der Seite sollten nach links zeigen.
Beendigungswert des Transceivers (Empfänger)
Wenn Sie das bts_xcvr-Referenzdesign in Quartus II 10.0 und Quartus II 10.0 SP1 kompilieren, erhalten Sie den folgenden Fehler @"Fehler: Parameter "Beendigung" der Instanz "receive_pma0" hat den rechtswidrigen Wert "100. OKTOBER".
Bitte beachten Sie die "zugehörigen Lösungen" unten, um den oben angezeigten Fehler zu beheben.