Kritisches Problem
In der Quartus II Softwareversion 14.1 ist der TimeQuest Timing Analyzer meldet eine Minimale Verletzung der Pulsbreite mit der seriellen Taktausgabe eines PLL.
Für den PCI Express (PCIe) IP-Kern meldet der TimeQuest Timing Analyzer die Verletzungen der Pulsbreite entlang des Pfades der seriellen Übertragungstaktausgänge (TX) Advanced Transmit (ATX) PLL und Takt-Multiplikatoreinheit (CMU) fractional phase-locked Schleife (fPLL) zu verschiedenen Zielen in der seriellen Hochgeschwindigkeitsschnittstelle (HSSI) TX PMA-Kanäle (Physical Medium Attachment). Unten sehen Sie ein Beispiel:
; Summary of Paths
; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ;
; -0.142 ; -0.142 ; 0.000 ; Low Pulse Width ; dut|pll_serial_clk_8g ; Rise ; dut|altpcie_a10_hip_pipen1b|g_xcvr.altpcie_a10_hip_pllnphy|g_xcvr.g_phy_g3x1.phy_g3x1|phy_g3x1|g_xcvr_native_insts[0].twentynm_xcvr_native_inst|twentynm_xcvr_native_inst|inst_twentynm_pma|gen_twentynm_hssi_pma_tx_buf.inst_twentynm_hssi_pma_tx_buf|clk0_tx ;
; -0.142 ; -0.142 ; 0.000 ; Low Pulse Width ; dut|pll_serial_clk_8g ; Rise ; dut|altpcie_a10_hip_pipen1b|g_xcvr.altpcie_a10_hip_pllnphy|g_xcvr.g_phy_g3x1.phy_g3x1|phy_g3x1|g_xcvr_native_insts[0].twentynm_xcvr_native_inst|twentynm_xcvr_native_inst|inst_twentynm_pma|gen_twentynm_hssi_pma_tx_cgb.inst_twentynm_hssi_pma_tx_cgb|cpulse_out_bus[0] ;
; -0.142 ; -0.142 ; 0.000 ; Low Pulse Width ; dut|pll_serial_clk_8g ; Rise ; dut|altpcie_a10_hip_pipen1b|g_xcvr.altpcie_a10_hip_pllnphy|g_xcvr.g_phy_g3x1.phy_g3x1|phy_g3x1|g_xcvr_native_insts[0].twentynm_xcvr_native_inst|twentynm_xcvr_native_inst|inst_twentynm_pma|gen_twentynm_hssi_pma_tx_cgb.inst_twentynm_hssi_pma_tx_cgb|hifreqclkp ;
; -0.141 ; -0.141 ; 0.000 ; Low Pulse Width ; dut|pll_serial_clk_8g ; Rise ; dut|altpcie_a10_hip_pipen1b|g_xcvr.altpcie_a10_hip_pllnphy|g_xcvr.g_phy_g3x1.phy_g3x1|phy_g3x1|g_xcvr_native_insts[0].twentynm_xcvr_native_inst|twentynm_xcvr_native_inst|inst_twentynm_pma|gen_twentynm_hssi_pma_tx_buf.inst_twentynm_hssi_pma_tx_buf|ckp ;
; -0.141 ; -0.141 ; 0.000 ; Low Pulse Width ; dut|pll_serial_clk_8g ; Rise ; dut|altpcie_a10_hip_pipen1b|g_xcvr.altpcie_a10_hip_pllnphy|g_xcvr.g_phy_g3x1.phy_g3x1|phy_g3x1|g_xcvr_native_insts[0].twentynm_xcvr_native_inst|twentynm_xcvr_native_inst|inst_twentynm_pma|gen_twentynm_hssi_pma_tx_cgb.inst_twentynm_hssi_pma_tx_cgb|ckdccp ;
...
Dieses Problem wurde in der Quartus II Softwareversion 15.0 behoben. Es gibt keine Problemumgehung für frühere Software-Releases.