Artikel-ID: 000081645 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 11.12.2015

TimeQuest Timing Analyzer meldet eine PLL Mindest-Pulsbreitenverletzung für PCIe

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • PLL
  • PCI Express*
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    In der Quartus II Softwareversion 14.1 ist der TimeQuest Timing Analyzer meldet eine Minimale Verletzung der Pulsbreite mit der seriellen Taktausgabe eines PLL.

    Für den PCI Express (PCIe) IP-Kern meldet der TimeQuest Timing Analyzer die Verletzungen der Pulsbreite entlang des Pfades der seriellen Übertragungstaktausgänge (TX) Advanced Transmit (ATX) PLL und Takt-Multiplikatoreinheit (CMU) fractional phase-locked Schleife (fPLL) zu verschiedenen Zielen in der seriellen Hochgeschwindigkeitsschnittstelle (HSSI) TX PMA-Kanäle (Physical Medium Attachment). Unten sehen Sie ein Beispiel:

    ; Summary of Paths ; Slack ; Actual Width ; Required Width ; Type ; Clock ; Clock Edge ; Target ; ; -0.142 ; -0.142 ; 0.000 ; Low Pulse Width ; dut|pll_serial_clk_8g ; Rise ; dut|altpcie_a10_hip_pipen1b|g_xcvr.altpcie_a10_hip_pllnphy|g_xcvr.g_phy_g3x1.phy_g3x1|phy_g3x1|g_xcvr_native_insts[0].twentynm_xcvr_native_inst|twentynm_xcvr_native_inst|inst_twentynm_pma|gen_twentynm_hssi_pma_tx_buf.inst_twentynm_hssi_pma_tx_buf|clk0_tx ; ; -0.142 ; -0.142 ; 0.000 ; Low Pulse Width ; dut|pll_serial_clk_8g ; Rise ; dut|altpcie_a10_hip_pipen1b|g_xcvr.altpcie_a10_hip_pllnphy|g_xcvr.g_phy_g3x1.phy_g3x1|phy_g3x1|g_xcvr_native_insts[0].twentynm_xcvr_native_inst|twentynm_xcvr_native_inst|inst_twentynm_pma|gen_twentynm_hssi_pma_tx_cgb.inst_twentynm_hssi_pma_tx_cgb|cpulse_out_bus[0] ; ; -0.142 ; -0.142 ; 0.000 ; Low Pulse Width ; dut|pll_serial_clk_8g ; Rise ; dut|altpcie_a10_hip_pipen1b|g_xcvr.altpcie_a10_hip_pllnphy|g_xcvr.g_phy_g3x1.phy_g3x1|phy_g3x1|g_xcvr_native_insts[0].twentynm_xcvr_native_inst|twentynm_xcvr_native_inst|inst_twentynm_pma|gen_twentynm_hssi_pma_tx_cgb.inst_twentynm_hssi_pma_tx_cgb|hifreqclkp ; ; -0.141 ; -0.141 ; 0.000 ; Low Pulse Width ; dut|pll_serial_clk_8g ; Rise ; dut|altpcie_a10_hip_pipen1b|g_xcvr.altpcie_a10_hip_pllnphy|g_xcvr.g_phy_g3x1.phy_g3x1|phy_g3x1|g_xcvr_native_insts[0].twentynm_xcvr_native_inst|twentynm_xcvr_native_inst|inst_twentynm_pma|gen_twentynm_hssi_pma_tx_buf.inst_twentynm_hssi_pma_tx_buf|ckp ; ; -0.141 ; -0.141 ; 0.000 ; Low Pulse Width ; dut|pll_serial_clk_8g ; Rise ; dut|altpcie_a10_hip_pipen1b|g_xcvr.altpcie_a10_hip_pllnphy|g_xcvr.g_phy_g3x1.phy_g3x1|phy_g3x1|g_xcvr_native_insts[0].twentynm_xcvr_native_inst|twentynm_xcvr_native_inst|inst_twentynm_pma|gen_twentynm_hssi_pma_tx_cgb.inst_twentynm_hssi_pma_tx_cgb|ckdccp ; ...
    Lösung

    Dieses Problem wurde in der Quartus II Softwareversion 15.0 behoben. Es gibt keine Problemumgehung für frühere Software-Releases.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® programmierbare Geräte

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.