Artikel-ID: 000081368 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 11.09.2012

Wird die VCCPD-Spannung für Stratix III Geräte bei 3,3 V I/O-Banken in der Quartus II Software fälschlicherweise gemeldet?

Umgebung

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Beschreibung

Ja, für Stratix® III Geräte melden die Quartus® II Design-Softwareversionen 7.2 SP1 und früher fälschlicherweise die VCCPD-Spannung in der Pin-Out-Datei (.pin) als 2,5 V für jede I/O-Bank, wobei der VCCIO auf 3,3 V eingestellt ist.

Wenn der VCCIO einer I/O-Bank auf 3,3 V gesetzt ist, beträgt die VCCPD-Anforderung 3,3 V. Wenn der VCCIO einer I/O-Bank auf 3,0 V eingestellt ist, beträgt die VCCPD-Anforderung 3,0 V. Wenn der VCCIO einer I/O-Bank 2,5 V oder niedriger ist, beträgt die VCCPD-Anforderung 2,5 V.

Dieses Problem wurde ab der Quartus II Softwareversion 7.2 SP2 behoben.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

Stratix® III FPGAs

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.