Aufgrund eines Problems in der Quartus® II SoftwareVersion 13.1 Update 4 und neuer zeigt die "Show PCIe Hard Interface Pins" für den Cyclone® V GX (5CGXFC5C6U19A7) fälschlicherweise PIN R16 (nPERSTL0) an, die mit der PCIe® Hard IP in der unteren Transceiver-Bank verbunden ist.
Die korrekte Pin-Position für die Hard IP in der unteren Transceiver-Bank ist PIN R17 (nPERSTL1)
Dieses Problem wird derzeit in einer zukünftigen Version der Quartus II Software behoben werden.