Artikel-ID: 000081250 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 18.11.2014

Warum bietet die Option Show PCIe Hard Interface Pins im Pinplaner für die Cyclone V GX (5CGXFC5C6U19A7) Gerätevarianten-Highlight PIN R16 (nPERST0) für eine PCIe Hard IP in der unteren Transceiver-Bank?

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Quartus® II SoftwareVersion 13.1 Update 4 und neuer zeigt die "Show PCIe Hard Interface Pins" für den Cyclone® V GX (5CGXFC5C6U19A7) fälschlicherweise PIN R16 (nPERSTL0) an, die mit der PCIe® Hard IP in der unteren Transceiver-Bank verbunden ist.

    Lösung

    Die korrekte Pin-Position für die Hard IP in der unteren Transceiver-Bank ist PIN R17 (nPERSTL1)

    Dieses Problem wird derzeit in einer zukünftigen Version der Quartus II Software behoben werden.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    เอฟพีจีเอ Cyclone® V GX

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.