Artikel-ID: 000081248 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 15.12.2015

Warum ist die Effizienz des Cyclone® V und Arria® V Hard Memory Controller niedriger als erwartet bei Einzel-Port-Designs?

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Das Multi-Port Front End (MPFE), das mit dem Hard Memory Controller für Arria® V- und Cyclone® V-Geräte verwendet wird, enthält eine Erweiterung, die den Lastenausgleich über mehrere Ports ermöglicht. Darüber hinaus gewährt die MPFE immer Zugriff auf einen anderen Port, nachdem die Bereitstellung eines Ports abgeschlossen ist.

    Dieses Verhalten bedeutet, dass, wenn die MPFE nur Datenverkehr auf einem Port empfängt, entweder weil keine anderen Ports ausstehende Transaktionen haben oder weil eine Schwankung des einzelnen Ports generiert wird, der Controller Schreibvorgänge in 5 Taktzyklen anstelle von 4 Taktzyklen implementiert. Lese-Informationen sind davon nicht betroffen.

    Dieses Verhalten kann auch in Multi-Port-MPFE-Konfigurationen auftreten.

     

     

     

     

    Lösung

    Für dieses Verhalten gibt es keine Problemumgehung.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 11 Produkte

    เอฟพีจีเอ Arria® V GX
    เอฟพีจีเอ Cyclone® V GT
    เอฟพีจีเอ Arria® V GT
    เอฟพีจีเอ Arria® V GZ
    เอฟพีจีเอ Cyclone® V E
    เอฟพีจีเอ Cyclone® V GX
    Arria® V ST SoC-FPGA
    Arria® V SX SoC-FPGA
    Cyclone® V SE SoC-FPGA
    Cyclone® V ST SoC-FPGA
    Cyclone® V SX SoC-FPGA

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.