Kritisches Problem
CPRI IP-Kernvarianten mit einer CPRI-Leitungsrate von 9,8 Gbit/s die auf ein Arria V GZ-Gerät abzielen, erreichen den zeitlichen Abschluss nicht mit den Standardeinstellungen für Quartus II. Insbesondere sind sie Erfahrung: Zeitverstöße im PCS-PLD-Pfad und Einrichtungszeit Verletzungen im PLD-PCS-Pfad.
Um bessere Timing-Schließungsergebnisse zu erzielen, führen Sie die folgenden Schritte durch Aktionen:
- Zur Vermeidung von Verletzungen der Haltezeit auf dem PCS-PLD Pfad, Registerverpackung deaktivieren auf diesem Pfad im Quartus II Die Einstellungen von "Verfolger" werden durch Hinzufügen der folgenden Zuweisungen vorgenommen:
- Um Verletzungen der Setup-Zeit auf dem PLD-PCS-Pfad zu vermeiden, fügen Sie Zuweisungen hinzu
set_max_delay
um das Timing der Überlastung zu überfordern.
set_instance_assignment -name AUTO_PACKED_REGISTERS_STRATIXII
OFF -to *gen_cpri_rx*buf_wr_data*
set_instance_assignment -name AUTO_PACKED_REGISTERS_STRATIXII
OFF -to *gen_phy_loop*buf_wr_data*
Dieses Problem wird in einer zukünftigen Version des CPRI MegaCore behoben Funktion.