Artikel-ID: 000080898 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 17.05.2013

9,8 Gbit CPRI IP-Kernvarianten, die auf ein Arria V GZ-Gerät abzielen, erreichen keinen Zeitabschluss

Umgebung

  • Intel® Quartus® II Anmeldungs-Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Kritisches Problem

    Beschreibung

    CPRI IP-Kernvarianten mit einer CPRI-Leitungsrate von 9,8 Gbit/s die auf ein Arria V GZ-Gerät abzielen, erreichen den zeitlichen Abschluss nicht mit den Standardeinstellungen für Quartus II. Insbesondere sind sie Erfahrung: Zeitverstöße im PCS-PLD-Pfad und Einrichtungszeit Verletzungen im PLD-PCS-Pfad.

    Lösung

    Um bessere Timing-Schließungsergebnisse zu erzielen, führen Sie die folgenden Schritte durch Aktionen:

    • Zur Vermeidung von Verletzungen der Haltezeit auf dem PCS-PLD Pfad, Registerverpackung deaktivieren auf diesem Pfad im Quartus II Die Einstellungen von "Verfolger" werden durch Hinzufügen der folgenden Zuweisungen vorgenommen:
    • set_instance_assignment -name AUTO_PACKED_REGISTERS_STRATIXII OFF -to *gen_cpri_rx*buf_wr_data*

      set_instance_assignment -name AUTO_PACKED_REGISTERS_STRATIXII OFF -to *gen_phy_loop*buf_wr_data*

    • Um Verletzungen der Setup-Zeit auf dem PLD-PCS-Pfad zu vermeiden, fügen Sie Zuweisungen hinzu set_max_delay um das Timing der Überlastung zu überfordern.

    Dieses Problem wird in einer zukünftigen Version des CPRI MegaCore behoben Funktion.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® programmierbare Geräte

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.