Artikel-ID: 000080867 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 08.07.2019

Wenn Sie die E-Kachel Hard IP for Ethernet Intel® FPGA IP in 100GE oder 1 bis 4 10GE/25GE mit optionalem RSFEC und 1588 PTP Core Variante mit PTP aktiviert verwenden, warum schlägt der Controller fehl, wenn die EHIP 1/3 IEEE1588/PTP Kanalpl...

Umgebung

    Intel® Quartus® Prime Pro Edition
    E-tile Hard IP für Ethernet Intel® FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Kritisches Problem

Beschreibung

Aufgrund eines Problems in der Intel® Quartus® Prime Pro Edition Version 19.1 Software kann die E-Kachel-Hard-IP für Ethernet-Intel® FPGA IP in 100GE oder 1 bis 4 10GE/25GE mit optionalem RSFEC und 1588 PTP-Core-Variante mit aktiviertem PTP nicht bestanden werden, wenn EHIP 1/3 als Kanalplatzierungsbeschränkung verwendet wird.

Lösung

Um diesen Fehler zu umgehen, verwenden Sie EHIP 0/2 anstelle von EHIP 1/3 als Kanalplatzierungsbeschränkung.

Dieses Problem wurde ab Version 19.2 der Intel® Quartus® Prime Pro Edition Software behoben.

Zugehörige Produkte

Dieser Artikel bezieht sich auf 3 Produkte

Intel® Agilex™ FPGAs und SoC FPGAs
เอฟพีจีเอ Intel® Stratix® 10 MX
เอฟพีจีเอ Intel® Stratix® 10 TX

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.