Artikel-ID: 000080844 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 10.06.2019

Warum stoppt der ModelSim* Simulator unerwartet, wenn das 25G-Ethernet-Intel® FPGA IP-Designbeispiel mit "10G/25G dynamisches Rate-Switching aktivieren" simuliert wird?

Umgebung

    Intel® Quartus® Prime Pro Edition
    25G Ethernet Intel® FPGA IP
BUILT IN - ARTICLE INTRO SECOND COMPONENT

Kritisches Problem

Beschreibung

Aufgrund eines Problems mit der 25G-Ethernet-Intel® FPGA IP in der Intel® Quartus® Prime Pro Edition Software Version 18.1 kann das Designbeispiel mit ausgewählten "10G/25G Dynamic Rate Switching aktivieren" unerwartet im ModelSim* Simulator anhalten.

Das ModelSim-Modell stoppt in den folgenden Simulationsphasen:

  • Anzahl Umschalten in den 25G-Modus: 25G Neukonfigurationsstart
  • Anzahl wechseln in den 25G-Modus: 25G Reconfig End
  • #Waiting für die RX-Ausrichtung

 

Lösung

Um dieses Problem zu umgehen, ändern Sie run_vsim.do des Design-Beispiels im folgenden Verzeichnis:

  • alt_e25s10_0_example_design\example_testbench\run_vsim.do

Suchen Sie in run_vsim.do nach "elab" und ersetzen Sie es durch "elab_debug".

  • elab bis elab_debug

Dieses Problem wird voraussichtlich in einer zukünftigen Version der Intel® Quartus® Prime Pro Edition Software behoben.

 

 

Zugehörige Produkte

Dieser Artikel bezieht sich auf 1 Produkte

Intel® Stratix® 10 FPGAs und SoC FPGAs

1

Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.