Aufgrund eines Problems in der Intel® Quartus® Prime Standard Edition Softwareversion 16.1 und höher können die nicht deterministischen Fitter-Ergebnisse selbst nach einem bereinigten Projekt oder dem Entfernen von db- und incremental_db-Verzeichnissen zwischen Kompilierungen unterschiedliche Kompilierungsprüfsummen aufweisen. Dieses Problem wirkt sich auf Designs aus, die IP enthalten, die JTAG-bezogene Debug-Funktionen verwenden, z. B. In-System Sources and Probes, Signal Tap, EMIF IP mit Debugging usw.
Um dieses Problem in der Intel® Quartus® Prime Standard Edition Softwareversion 16.1 und höher zu umgehen, generieren Sie einell-IP im Projekt, bevor Sie die erste Kompilierung durchführen.
Beispiel:
qsys-generate InSystemSignalsProbesIP.qsys --synthesis=VERILOG --output-directory= InSystemSignalsProbesIP --family="Arria 10" --part=10AX115N1F45I1SGqsys-generate DDR4x16_IP.qsys --synthesis=VHDL --output-directory=DDR4x16_IP --family="Arria 10" --part=10AX115N1F45I1SG
Hinweis: Wenn Sie das Intel® Arria® 10-Gerät verwenden, wird empfohlen, auf die Intel® Quartus® Prime Pro Edition Software zu migrieren.