Artikel-ID: 000080351 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 02.04.2020

Warum unterscheidet sich die ROM-Fmax Intel Stratix 10-Gerätefamilie, die vom Timing Analyzer gemeldet wird, vom Datenblatt?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Aufgrund eines Problems in der Intel® Quartus® Prime Pro Edition Software Version 19.4 und früher unterscheidet sich The ROM Fmax in Compilation Report > Timing Analyzer > Slow 900mV 100C Model > Fmax Summary vom Intel® Stratix® 10 Gerätedatenblatt.

    Im Intel® Stratix® 10 Gerätedatenblatt Page34 zeigt beispielsweise Tabelle 31 Memory Block Performance Specification for Intel Stratix 10 Devices, dass die ROM(MLAB) Leistung 667 MHz für -E3V Geräte beträgt, während diese in Intel® Quartus® Prime Pro Edition Software Version 19.4 und eariler als "400 MHz" angegeben werden.

    Lösung

    Die korrekte Spezifikation finden Sie im Datenblatt Intel® Stratix® 10 Geräte .

    Dieses Problem wurde ab der Intel® Quartus® Prime Pro Edition Softwareversion 20.1 behoben.

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 1 Produkte

    Intel® Stratix® 10 FPGAs und SoC FPGAs

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.