Artikel-ID: 000080306 Inhaltstyp: Fehlerbehebung Letzte Überprüfung: 01.02.2016

Warum zeigt der Pin Planner in der Intel® Quartus® Prime Software einen transceiver dedizierten Referenz-Clock-Pin auf der rechten Seite eines Intel® Arria® 10 Geräts, das nur Transceiver-Kanäle auf der linken Seite hat?

Umgebung

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Beschreibung

    Intel® Arria® 10 Geräte, die Transceiver-Kanäle auf der linken Seite unterstützen, dürfen nur über einen dedizierten Transceiver-TRANSCEIVER-PIN AUF der rechten Seite des Geräts verfügen. Diese Pins sind nicht mit linken Transceivern verbunden, aber Sie können dies verwenden, um fPLLs der rechten Seite und die Kernlogik zu steuern.

     

    Lösung

    N/A

    Zugehörige Produkte

    Dieser Artikel bezieht sich auf 3 Produkte

    เอฟพีจีเอ Intel® Arria® 10 GX
    เอฟพีจีเอ Intel® Arria® 10 GT
    Intel® Arria® 10 GT SoC-FPGA

    Der Inhalt dieser Seite ist eine Kombination aus menschlicher und computerbasierter Übersetzung des originalen, englischsprachigen Inhalts. Dieser Inhalt wird zum besseren Verständnis und nur zur allgemeinen Information bereitgestellt und sollte nicht als vollständig oder fehlerfrei betrachtet werden. Sollte eine Diskrepanz zwischen der englischsprachigen Version dieser Seite und der Übersetzung auftreten, gilt die englische Version. Englische Version dieser Seite anzeigen.